## **JAIST Repository**

https://dspace.jaist.ac.jp/

| Title        | 液体プロセス自己整合ZrInZn0薄膜トランジスタに関す<br>る研究   |  |
|--------------|---------------------------------------|--|
| Author(s)    | Huynh, Thi Cam Tu                     |  |
| Citation     |                                       |  |
| Issue Date   | 2015-09                               |  |
| Туре         | Thesis or Dissertation                |  |
| Text version | ETD                                   |  |
| URL          | http://hdl.handle.net/10119/12971     |  |
| Rights       |                                       |  |
| Description  | Supervisor:下田 達也,マテリアルサイエンス研究科<br>,博士 |  |



Japan Advanced Institute of Science and Technology

| 氏 名     | HUYNH THI CAM TU                                                                         |      |
|---------|------------------------------------------------------------------------------------------|------|
| 学位の種類   | 博士(マテリアルサイエンス)                                                                           |      |
| 学位記番号   | 博材第 382 号                                                                                |      |
| 学位授与年月日 | 平成 27 年 9 月 24 日                                                                         |      |
| 論文題目    | A Study on Solution-Processed Self-Aligned ZrInZnO Thir<br>(液体プロセス自己整合 ZrInZnO 薄膜トランジスタに |      |
| 論文審查委員  | 主查 下田 達也 北陸先端科学技術大学院大学                                                                   | 教授   |
|         | 井上 聡 同                                                                                   | 特任教授 |
|         | 高村 禅 同                                                                                   | 教授   |
|         | 鈴木 寿一 同                                                                                  | 教授   |
|         | 木村 睦 龍谷大学                                                                                | 教授   |

## 論文の内容の要旨

To realize all solution-process self-aligned oxide semiconductor thin film transistor (TFT), we have developed a novel diffusion method to dope the oxide semiconductor source and drain regions (S/D regions). Since the self-aligned structure exhibits a low parasitic capacitance and an ability to scale down the size of the device, the TFT with this structure was studied in this dissertation. We studied the ZrInZnO as an oxide semiconductor because of its ability in improving the TFT performance and bias-stress ability.

In our diffusion method, a doping solution, i.e. Sn:PPC solution which is a mixture of a Sn solution and polypropylene carbonate (PPC) solution was prepared. The Sn:PPC solution was coated on the ZrInZnO S/D regions and then the sample was annealed to allow Sn atoms diffuse into the ZrInZnO. Because PPC can be decomposed completely into  $CO_2$  and  $HO_2$  at temperature below 300 °C, the utilization of PPC helps to prevent the formation of the SnO<sub>x</sub> film, derived from the Sn solution, between S/D regions of the self-aligned structure.

The first work of this study involves the preparation and characterization of the Sn:PPC solution. TG/DTA, FT-IR, DLS and mass spectrometry methods were used to characterized the Sn:PPC solution. The results show that the solute in the Sn:PPC solution was in an configuration with coordination of large PPC molecules with Sn clusters. The Sn cluster was in a configuration of coordinated PrA ligand, water and oxygen around the Sn atom. The size of the Sn clusters was about 1.6 nm, while PPC molecules in solution was about 1.9 nm, 5.5 nm, 37.6 nm and 721 nm.

In the second work, the Sn:PPC solution was employed to fabricate high conductivity ZrInZnO for S/D regions of self-aligned TFT. The Sn:PPC solution was coated and annealed to make Sn diffuse into the ZrInZnO film. It was confirmed by AUS method that Sn diffused into ZrInZnO film to a depth of 22 nm. Sn acts as a donor in ZrInZnO, which results in an increase in the conductivity of the ZrInZnO film. Resistivity of the Sn-diffused ZrInZnO was reduced from  $4 \times 10^3 \Omega$  cm to  $1.8 \times 10^{-2} \Omega$  cm at annealing temperature of 300 °C under N<sub>2</sub> ambience when the Sn:PPC solution was used. The increase in resistivity of the sample annealed at temperature over 500 °C was due to the change in structure characteristic of the ZrInZnO film. To make high conductive ZrInZnO the ambience including oxygen should be avoided.

The third work concentrated to fabrication of self-aligned ZrInZnO TFT. The source and drain region of the TFT was doped by using the Sn:PPC solution. The self-aligned ZrInZnO TFT exhibited a mobility of  $20 \text{ cm}^2 \text{ V}^{-1} \text{ s}^{-1}$ , a threshold voltage of 1 V, a subthreshold swing of 0.2 V/decade, and an ON/OFF ratio of 7. These results indicate that the solution-based doping could provide an alternative way to substitute the ion implantation or plasma treatment which are conducted under vacuum for fabrication of the self-aligned oxide semiconductor TFT.

Because the purpose of this study is to realize all-solution-processed self-aligned oxide semiconductor TFT, the last work reports a high quality gate insulator fabricated by the solution process. Here I presented the investigation of a polysilazane-derived SiO<sub>2</sub> gate insulator prepared using a wet-annealing method. The leakage current density of the wet-annealing SiO<sub>2</sub> film was  $2.2 \times 10^{-9}$  A/cm<sup>2</sup> at 1 MV/cm, which was more than one order of magnitude smaller than that of dry-annealed SiO<sub>2</sub> films. The solution-processed ZrInZnO TFT with both reserve staggered and self-aligned structures prepared using the wet-annealed SiO<sub>2</sub> film as the gate insulator exhibited a rather small gate leakage current of less than  $7 \times 10^{-11}$  A/cm<sup>2</sup> at 15 V. The off current was also dramatically decreased owing to the good performance of the wet-annealed SiO<sub>2</sub> gate insulator.

Generally, the present thesis exposes that all-solution-processed self-aligned oxide semiconductor TFT can be realized in order to reduce the total fabrication cost and production energy that are important factor in electronic device manufacturing and in our modern life.

**Key words:** self-aligned thin film transistor, oxide semiconductor, solution process, polypropylene carbonate, Sn diffusion.

## 論文審査の結果の要旨

酸化物半導体薄膜トランジスタ(OS-TFT)は、従来のアモルファス Si-TFT に比べて高性能で 均一性に優れているので近年表示体に応用され、その研究活動は活発化している。さらなる応用 領域を拡大のためには、セルフアライン構造 TFT の開発は不可欠である。この構造にすると浮 遊容量が減り、微細化が可能になる。従って、この構造の TFT を溶液プロセスで作製すること は OS TFT にとって希求の目標の一つである。溶液プロセスを用いると低コスト化と製造エネ ルギー・資源の大幅な削減が可能になる。しかし、今まで溶液プロセスでセルフアライン構造 OS-TFT を開発した例は皆無である。

本論文の研究は ZrInZnO チャネル層を用いたセルフアライン構造の TFT を溶液プロセスに おける新規な方法で作製することを目的とした。さらに、溶液プロセス化を進めるために、ゲー ト絶縁膜にも溶液プロセスを適用した。本研究において考案したセルフアライン構造作製のため の新規なドーピング法とは、ポリプロピルカーボネート(PPC)を用いる方法である。ZrInZnO 半導体層へ Sn 原子をドープするために溶媒として DEGMEA)を用い、Sn 化合物(Sn(acac)2)と PPC を溶解させて Sn:PPC 溶液を作製した。次にこのように作製した Sn:PPC 溶液をトップゲ ート構造の TFT に塗布し焼成すると、Sn が ZrInZnO 半導体層に拡散し、高導電性のソースと ドレイン領域が形成できることを確認した。その際に PPC は 250℃以下の温度で CO2 と HO2 完全に分解し、ゲート上の Sn 膜の形成を阻止してソースとドレイン領域を電気的に完全に分離 する機能を果たす。このようにすることで、溶液法を用いた簡単な方法で、セルフアライン構造 のソースとドレイン領域の形成に成功した。SnドープによってZrInZnO層の電気抵抗は4×10<sup>3</sup>  $\Omega$  cm から  $1.8 \times 10^2 \Omega$  cm に激減した。このような手法によって作製した TFT の特性は、易動 度 20 cm<sup>2</sup>V<sup>1</sup>s<sup>1</sup>、SS 値 0.2 V/decade、ON/OFF 比 7 桁、と大変すぐれた特性を示し、カットオ フ周波数も従来の逆スタガ構造の TFT(比較品)に比べて3桁向上した。溶液化をさらに進めたる ためにこのセルフアライン TFT のゲート絶縁膜をポリシラザンと酸素雰囲気湿式アニール法を 用いて形成した。単膜での実験では450℃ で 2 時間のアニールにより、リーク電流は2.2×10-9 A/cm<sup>2</sup> (@1 MV/cm) まで低減できた。これを用いた TFT のリーク電流は、7 × 10<sup>-11</sup> A/cm<sup>2</sup> (Vg=15V)まで低減でき、十分な実用特性を得た。

以上、本論文は独創的な溶液プロセスによって高性能なセルフアライン構造の OS-TFT が可 能であることを世界に先駆けて実証したものであり、学術的にも工業的にも大変優れた内容であ る。また得られた成果は高性能な TFT 回路等の候補であり今後応用面での貢献が期待される。 よって博士(マテリアルサイエンス)の学位論文として十分価値あるものと認めた。