|
JAIST Repository >
Research Center for Advanced Computing Infrastructure >
Articles >
Journal Articles >
Please use this identifier to cite or link to this item:
https://hdl.handle.net/10119/9171
|
| Title: | 動的リコンフィギャラブルプロセッサにおける並列タスクのデータ転送を隠ぺいするための効果的な処理法 |
| Authors: | 荒木, 光一 佐藤, 幸紀 井口, 寧 |
| Keywords: | 動的リコンフィギャラブルプロセッサ パーシャルコンテクストスイッチ データ転送 データ並列性 |
| Issue Date: | 2009-12-01 |
| Publisher: | 電子情報通信学会 |
| Magazine name: | 電子情報通信学会論文誌 D |
| Volume: | J92-D |
| Number: | 12 |
| Start page: | 2137 |
| End page: | 2146 |
| Abstract: | 動的リコンフィギャラブルプロセッサ(DRP)においてデータ並列性が高いタスク(データ並列タスク)を高並列なSIMD型回路により処理する場合,DRPの入出力ポートの制約によりSIMD型回路と外部モジュールの間でデータ転送を直接できないため,DRP内の大容量メモリにデータをバッファリングした後にSIMD処理する必要がある.しかし,全実行時間においてデータをバッファリングするためのデータ転送時間の割合が高い場合,データ転送時間がボトルネックとなり,DRPの性能を十分に発揮することができない.そこで,本論文では,データ転送を隠ぺいするためにデータ並列タスク処理とデータ転送をオーバラップさせる手法を提案する.データ転送の回路とデータ並列タスク処理の回路を別々に配置してパーシャルコンテクストスイッチをすることで,それらをオーバラップさせる.NECエレクトロニクス社のDRP-1で評価を行った結果,提案手法はバッファリングによるSIMD処理と比較して最大で全実行クロック数を57%削減し,使用リソース数も削減できた.また,回路の動作周波数も向上したことにより全実行時間を1/4以下に削減できた. |
| Rights: | Copyright (C)2009 IEICE. 荒木 光一, 佐藤 幸紀, 井口 寧, 電子情報通信学会論文誌 D, J92-D(12), 2009, 2137-2146. http://www.ieice.org/jpn/trans_online/ |
| URI: | https://hdl.handle.net/10119/9171 |
| Material Type: | publisher |
| Appears in Collections: | f10-1. 雑誌掲載論文 (Journal Articles)
|
Files in This Item:
| File |
Description |
Size | Format |
| 14806.pdf | | 485Kb | Adobe PDF | View/Open |
|
All items in DSpace are protected by copyright, with all rights reserved.
|