JAIST Repository >
i. 北陸先端科学技術大学院大学(JAIST) >
i20. 学位論文 >
M-IS. 修士(情報科学) >
M-IS. 2009年度(H21) >
このアイテムの引用には次の識別子を使用してください:
http://hdl.handle.net/10119/8923
|
タイトル: | マルチコア上でのソフトウェアフォルトトレランス技術に関する研究 |
著者: | 川口, 貴司 |
著者(別表記): | かわぐち, たかし |
キーワード: | マルチコア,高信頼,プロセスペア,フォルトトレランス multi-core,high-reliability,process-pair,fault tolerance |
発行日: | Mar-2010 |
記述: | Supervisor:Defago Xavier 情報科学研究科 修士 |
タイトル(英語): | Though ordinary process pair techniques required one of more chips, our technique can be realized on one multi-core chip; this could reduce the development cost |
著者(英語): | Kawaguchi, Takashi |
言語: | jpn |
URI: | http://hdl.handle.net/10119/8923 |
出現コレクション: | M-IS. 2009年度(H21) (Jun.2009 - Mar.2010)
|
このアイテムのファイル:
ファイル |
記述 |
サイズ | 形式 |
Appendix_A.pdf | 付録A | 2675Kb | Adobe PDF | 見る/開く | Appendix_B.pdf | 付録B | 50Kb | Adobe PDF | 見る/開く | abstract.pdf | 英文要旨 | 22Kb | Adobe PDF | 見る/開く | jabstract.pdf | 和文要旨 | 16Kb | Adobe PDF | 見る/開く | paper.pdf | 本文 | 9075Kb | Adobe PDF | 見る/開く |
|
当システムに保管されているアイテムはすべて著作権により保護されています。
|